# Výstupná správa

Meno: Hugo Bohácsek

Login: xbohach00

## Architektúra navrhnutého obvodu (na úrovni RTL)

#### Schéma obvodu



## **Popis funkcie**

Hodinový signál a počet načítaných bitov sú počítané čítačmi a prenášané do FSM, ktorý zodpovedá za postupnú zmenu stavov obvodu a zároveň za výstup výsledkov. V prípade potreby, je možné obvod a jeho súčasti asynchrónne resetovať.

Demultiplexor je využitý na postupné priraďovanie hodnôt DIN do 8 jednobitových registrov. Pomocou hodnoty bitového čítača sa vyberie register, ktorý bude ovládaný stavovým automatom. Po spracovaní všetkých 8 bitov získame výslednú hodnotu (slovo) na DOUT.

## Návrh automatu (Finite State Machine)

### Schéma obvodu



## Legenda:

- Stavy automatu:
  - o IDLE
  - o WAIT\_START
  - GET\_BITS
  - WAIT STOP
  - VALIDATE
- Vstupy:
  - DIN -> A
  - BITS\_GOT -> B
  - O CLK CNT -> C
- Výstupy:
  - o READ\_Y
  - o CLK\_Y
  - DOUT\_VLD

#### **Popis funkcie:**

Tento konečný stavový automat FSM má cyklickú štruktúru a po vykonaní akcií sa vracia do počiatočného stavu IDLE.

Automat najprv čaká na prvý bit "start", po ktorom čaká určitý čas na načítanie údajov zo vstupu (8 bitov). Následne očakáva príchod "stop" bitu, po ktorom assertne DOUT na DOUT\_VLD a vráti sa do stavu IDLE.

Chýbajúce prechody nie sú zohľadnené, pre ich bezvýznamnosť, majú hodnotu "X". Automat sa nesnaží ošetriť chybné vstupné dáta, jeho chovanie je v takom prípade teda nedefinované.

# Snímok zo simulácie

